Basics of VLSI Design 7

ライセンス: 無料 ‎ファイルサイズ: N/A
‎ユーザー評価: 0.0/5 - ‎0 ‎投票

アプリは、図やグラフとVLSIの完全な無料ハンドブックです。これは、重要なトピック、ノート、ニュース&ブログを主題に持って来るエレクトロニクス&コミュニケーション工学教育の一部です。このエレクトロニクス&通信工学の主題に関するクイックリファレンスガイド&電子ブックとしてアプリをダウンロードしてください。 アプリは、詳細にVLSIデザインの90以上のトピックをカバーしています。これらのトピックは 5 つの単位で分かれています。 あなたは非常に簡単に合格し、あなたの試験やインタビューに成功することができ、アプリは、詳細なフラッシュカードのようなトピックへの迅速な改訂と参照を提供します。 各トピックには、図、方程式、その他の形式のグラフィカル表現が含まれ、理解しやすくなります。このアプリケーションで取り上げるトピックの一部は次のとおりです。 1. 半導体メモリ :導入と種類 2. 読み取り専用メモリ(ROM) 3. 3つのトランジスタDRAMセル 4. トランジスタDRAMセル1個 5. フラッシュメモリ 6. 低 - パワー CMOS ロジック回路: はじめに 7. CMOSインバータの設計 8. MOSインバータ : スイッチング特性の紹介 9. スキャンベースのテクニック 10. 組み込みセルフテスト(BIST)のテクニック 11. VLSIデザインの歴史的将来性 : ムーアの法則 12. CMOSデジタル回路の分類 13. 回路設計の例 14. VLSI設計方法論 15. VLSI設計フロー 16. 設計階層 17. 規則性、モジュール性、局所性の概念 18. CMOS製造 19. 製造プロセスフロー : 基本ステップ 20. nMOSトランジスタの製造 21. CMOS製造 : p-wellプロセス 22. CMOS製造 : n-well プロセス 23. CMOS製造 :ツインタブプロセス 24. スティック図とマスクレイアウトデザイン 25. MOSトランジスタ : 物理構造 26. 外部バイアス下のMOSシステム 27. MOSFETの構造と動作 28. しきい値電圧 29. MOSFETの電流電圧特性 30. モスフェットスケーリング 31. スケーリングの効果 32. 小さなジオメトリ効果 33. MOSキャパシタンス 34. MOS インバータ 35. MOSインバータの電圧伝達特性(VTC) 36. n型MOSFET負荷を伴うインバータ 37. 抵抗負荷インバータ 38. 枯渇負荷インバータの設計 39. CMOS インバータ 40. 遅延時間の定義 41. 遅延時間の計算 42. 遅延制約を伴うインバータ設計 : 例 43. 組み合わせMOSロジック回路 : 導入 44. 枯渇nMOS負荷を伴うMOSロジック回路 : 2入力NORゲート 45. 枯渇nMOS負荷を伴うMOSロジック回路 : 複数の入力を伴う一般化NOR構造 46. 枯渇nMOS負荷を伴うMOSロジック回路 : NORゲートの過渡的解析 47. 枯渇nMOS負荷を伴うMOSロジック回路 : 2入力NANDゲート 48. 枯渇nMOS負荷を伴うMOSロジック回路 : 複数の入力を持つ一般化されたNAND構造 49. 枯渇nMOS負荷を伴うMOSロジック回路 : NANDゲートの過渡的解析 50. CMOSロジック回路 : NOR2 (2入力NOR)ゲート 51. CMOS NAND2 (2つの入力 NAND) ゲート 52. シンプルなCMOSロジックゲートのレイアウト 53. 複雑な論理回路 54. 複雑な CMOS ロジック ゲート 55. 複雑なCMOSロジックゲートのレイアウト 56. AOIとOAIゲート 57. 擬似 nMOS ゲート 58. CMOSフルアダー回路&キャリーリップル追加器 59. CMOSトランスミッションゲート(パスゲート) 60. 相補的なパストランジスタロジック(CPL) 61. シーケンシャルMOSロジック回路 : はじめに 62. 二安定要素の挙動 63. SRラッチ回路 64. クロック SR ラッチ 65. クロック付き JK ラッチ 66. マスタースレーブフリップフロップ 67. CMOS Dラッチとエッジトリガフリップフロップ 68. 動的論理回路 : はじめに 69. パストランジスタ回路の基本原理

バージョン履歴

  • バージョン 5.1 に転記 2016-07-18
    美しいアプリケーションのロゴとバグ修正。

プログラムの詳細