Digital Electronics 7
5秒でダウンロードできます。
に関しては Digital Electronics
デジタルエレクトロニクスは、電気、電子、計測工学の学生にとって共通の重要な科目です。デジタルシステムの理論と実践的な知識、そしてそれらがさまざまなデジタル機器でどのように実装されているかを扱っています。このアプリは、最新のGATEシラバスに基づいて開発されており、エレクトロニクスエンジニアリングの学生だけでなく、GATE、IESおよび他のPSU試験の準備のために有用であろう。 デジタルエレクトロニクスは、情報を表現するために1と0の2進数を使用するエレクトロニクスです 1. 番号ベースシステム 1.1 論理操作 1.2 数学演算 1.3 ブレッドボードを使用した回路の構築 1.4 デジタルロジックゲート 2. ロジックゲート 2.1 ロジックゲート/基本デジタルゲート 2.2 ロジックゲート/コンビネーションゲート 2.3 ロジックゲート/基本ロジックゲートの概要 2.4 ロジックゲートの概要 3. デジタルデバイス 3.1 数学と論理演算 3.2 同期デバイス 3.3 非同期デバイス 4. デジタル信号処理 4.1 デジタルデータ 4.2 データエンコーダ 4.3 データセレクタ 5. デジタルコントローラ 5.1 コントローラの概念 5.2 アルドゥイノ 5.3 点滅するライト 6. 通信規格 6.1 オープンスタンダード 6.2 ANSI 6.3 ISO アプリで扱われるトピックの一部は次のとおりです。 1. 10進数システム 2. バイナリシステム 3. バイナリー量の表現 4. 8進数と16進法 5. 2 進から 10 進数への変換と 10 進数から 2 進への変換 6. バイナリからオクタル /8 進数からバイナリへの変換 7. 16 進数から 10 進数への変換 8. 2 進-16 進数/16 進数からバイナリへの変換 9. 浮動小数点数 10. バイナリコード 11. 非加重コード 12. バイナリ - グレーコード変換 13. グレーコード - バイナリ変換 14. グレーコードアプリケーション 15. 英数字コード-ASCIIコード 16. EBCDIC コード 17. 7セグメント表示コード 18. エラー検出コード 19. エラー修正コード。 20. ブールスイッチング代数 21. ブール代数理定理 22. 最小用語と最大の用語 23. 製品の合計 (SOP) および合計 (POS) 24. アンドロジックゲート 25. ORロジックゲート 26. NOT-ロジックゲート 27. ナンドロジックゲート 28. ノーロジックゲート 29. XNOR-ロジックゲート 30. ユニバーサル・ゲイツ 31. NANDゲートを用いた論理関数の実現 32. NANDゲートを用いた論理ゲートの実現 33. NORゲートを用いた論理関数の実現 34. NORゲートを用いた論理ゲートの実現 35. トライステートロジックゲート 36. アンド・オ・インバート・ゲイツ 37. シュミット・ゲイツ 38. カルノーマップ 39. 最小化技術 40. 2-可変K-マップ 41. Kマップのグループ化/周回 42. 2変数 K-Map グループの例 43. 3変数 K-マップ 44. 3変数Kマップの例 45. 4変数 K マップ 46. 4変数Kマップの例 47. 5変数 K マップ 48. QUINE-マクラスキー最小化 49. QUINE-マクラスキー最小化方法例 50. マルチプレクサ 51. 2x1 マルチプレクサ 52. 2:1 Muxの設計 53. 4:1 MUX 54. 小型MUXから8対1のマルチプレクサ 55. 4:1 muxから16対1のマルチプレクサ 56. デマルチプレクサ 57. デマルチプレクサの機械的等価物 58. 1対4デマルチプレクサ 59. Mux と de-Mux を使用したブール関数の実装 4対1のマルチを用いた3変数関数 61. 2~4 デコーダ 62. 算術回路-加算器 63. フルアダー 64. AND-ORを使用したフルアダー 65. nビットキャリーリップルアダー 66. 4ビットキャリーリップルアダー 67. 先読みアダーを運ぶ 68. BCDアダー 69. 2桁のBCDアダー 70. 減算器 71. フル減算器 72. 並列二項減算 73. シリアルバイナリ減算器. 74. コンパレータ 75. エンコーダ 76. 10 進数からバイナリへのエンコーダー 77. 優先エンコーダー 78. シーケンシャル回路の紹介 79. シーケンシャルロジックの概念 80. 入力可能信号 81. RSラッチ 82. RS ラッチ (クロック付き) 83. 設定と保留時間 84. D ラッチ 85. JKラッチ 86. T ラッチ 87. アクティブな LOW 入力を使用した R-S フリップフロップ 88. アクティブな高入力を持つ R-S フリップフロップ 89. NOR ゲート付きR-Sフリップフロップ実装 90. クロック R-S フリップフロップ